企业博客
更多>>低ESR50兆赫晶振优化性能
来源:http://www.kangbidz.com 作者:康比电子 2019年08月22
随着最近更精确的封装制造技术,将晶体和有源电路管芯包含在同一封装中已经变得可行.对于美国进口晶振Si5332嵌入式晶体选项,封装中包含外部供应商提供的高性能晶体.时钟树是几乎所有现代高性能电子系统的基础模块.时钟树的复杂性和性能要求不断提高,使得时钟树在许多系统中成为一个关键的组件块.选择合适的晶体需要了解选择标准,例如等效串联电阻(ESR),晶体切割,温度系数,负载电容,杂散电容,驱动功率,基波与三次谐波操作,频率稳定性和晶体老化等.它需要有经验的设计师来平衡所有因素,并为应用选择最佳晶振.
1.性能增强
1.1声发射隔离
晶体谐振器由石英构成,石英是一种压电材料,其电连接到结构上的机械应力.这种机电行为使晶体对印刷电路板上的振动(通常称为声发射)很敏感.声发射可能因印刷电路板中的裂缝或其他缺陷而发生,并可能严重干扰晶体的谐振频率.嵌入式晶体架构比直接焊接到印刷电路板的外部晶体具有更高的声发射隔离.对于高精度时钟要求,最终的声发射可能会干扰系统的运行,嵌入式晶体Si5332的稳定性可以为系统增加很大的价值.
1.2低ESR50兆赫晶体
对于嵌入式晶体,Si5332采用高端,低ESR,50MHz晶体.晶体经过精心选择,可在不影响时钟发生器可靠性的情况下优化性能.参考频率高50MHz,会使压控振荡器中的杂散音彼此之间距离更远,这通常会带来价格和/或成品率方面的缺陷.硅实验室在将所有嵌入式晶体时钟发生器交付给客户之前,都会验证它们的性能,因此无论晶体产量如何,您都可以获得一个工作部件.
1.3耦合更稳健
将晶体封装在封装内会带来额外的电磁屏蔽,防止干扰.在复杂的设计中,时钟发生器生活在大量快速切换的数字信号中,这种额外的保护是提供可靠时钟的关键.数字耦合进入焊盘的晶体是每个设计师都知道的问题之一,但它仍然是延迟和返工的主要原因之一.嵌入式晶体Si5332通过为封装内部的短焊线替换印刷电路板中的走线,为人口密集产品中的耦合隔离提供了最佳解决方案. 2.硅实验室的性能和可靠性验证
硅实验室竭尽全力确保其产品的性能.由于晶体是我们在嵌入式晶体Si5332中提供的产品的一部分,因此它完全融入了产品验证过程.选择最佳,最可靠的晶振厂家制造商,执行温度测试和自动调整负载电容是硅实验室为保证嵌入式晶体时钟发生器的出色性能而采取的额外步骤的示例.
2.1高性能日本晶体
硅实验室仔细选择晶体.嵌入式解决方案中使用的所有晶体都来自一家日本进口晶振供应商,以其更高的性能和产量而闻名.请记住,在时钟发生器发货给客户之前,所有产品都经过内部测试和验证.晶体侧的任何产量损失都将被硅实验室吸收,因此,您保证会收到一个工作时钟.
2.2个人频率校准
硅实验室在装运前测试和校准每个嵌入的晶体Si5332.整个时钟产生调整程序中包括一个自动过程,用于调整负载电容和设置石英晶体振荡器的谐振频率.选择嵌入式晶体Si5332时,您不再需要考虑调整晶体负载电容,从而消除因产品间杂散电容差异而导致的离频操作风险.嵌入式晶体Si5332可用于不同的产品,无需考虑可能需要负载电容调整的印刷电路板差异.
3.结论
本文列出了时钟发生器嵌入式晶体解决方案的许多优势.对于不熟悉可能破坏时钟树的微妙威胁的经验丰富的设计师,或者知道实现可靠产品所需考虑的噩梦的经验丰富的设计师,嵌入式晶体选项消除了许多设计挑战.嵌入式晶体解决方案占地面积较小,非常适合拥挤的印刷电路板设计,或者必须适合小外形尺寸的产品.使用嵌入式晶体Si5332时,有关晶体选择和使用的决策由硅实验室负责.晶体技术参数选择/匹配,晶体供应商选择和鉴定以及晶振库存/库存的负担已经过去.这直接导致时钟树设计时间缩短(上市时间加快),元件数量减少和印刷电路板面积缩小,同时提供高性能和强大的时钟解决方案.
1.性能增强
1.1声发射隔离
晶体谐振器由石英构成,石英是一种压电材料,其电连接到结构上的机械应力.这种机电行为使晶体对印刷电路板上的振动(通常称为声发射)很敏感.声发射可能因印刷电路板中的裂缝或其他缺陷而发生,并可能严重干扰晶体的谐振频率.嵌入式晶体架构比直接焊接到印刷电路板的外部晶体具有更高的声发射隔离.对于高精度时钟要求,最终的声发射可能会干扰系统的运行,嵌入式晶体Si5332的稳定性可以为系统增加很大的价值.
1.2低ESR50兆赫晶体
对于嵌入式晶体,Si5332采用高端,低ESR,50MHz晶体.晶体经过精心选择,可在不影响时钟发生器可靠性的情况下优化性能.参考频率高50MHz,会使压控振荡器中的杂散音彼此之间距离更远,这通常会带来价格和/或成品率方面的缺陷.硅实验室在将所有嵌入式晶体时钟发生器交付给客户之前,都会验证它们的性能,因此无论晶体产量如何,您都可以获得一个工作部件.
1.3耦合更稳健
将晶体封装在封装内会带来额外的电磁屏蔽,防止干扰.在复杂的设计中,时钟发生器生活在大量快速切换的数字信号中,这种额外的保护是提供可靠时钟的关键.数字耦合进入焊盘的晶体是每个设计师都知道的问题之一,但它仍然是延迟和返工的主要原因之一.嵌入式晶体Si5332通过为封装内部的短焊线替换印刷电路板中的走线,为人口密集产品中的耦合隔离提供了最佳解决方案. 2.硅实验室的性能和可靠性验证
硅实验室竭尽全力确保其产品的性能.由于晶体是我们在嵌入式晶体Si5332中提供的产品的一部分,因此它完全融入了产品验证过程.选择最佳,最可靠的晶振厂家制造商,执行温度测试和自动调整负载电容是硅实验室为保证嵌入式晶体时钟发生器的出色性能而采取的额外步骤的示例.
2.1高性能日本晶体
硅实验室仔细选择晶体.嵌入式解决方案中使用的所有晶体都来自一家日本进口晶振供应商,以其更高的性能和产量而闻名.请记住,在时钟发生器发货给客户之前,所有产品都经过内部测试和验证.晶体侧的任何产量损失都将被硅实验室吸收,因此,您保证会收到一个工作时钟.
2.2个人频率校准
硅实验室在装运前测试和校准每个嵌入的晶体Si5332.整个时钟产生调整程序中包括一个自动过程,用于调整负载电容和设置石英晶体振荡器的谐振频率.选择嵌入式晶体Si5332时,您不再需要考虑调整晶体负载电容,从而消除因产品间杂散电容差异而导致的离频操作风险.嵌入式晶体Si5332可用于不同的产品,无需考虑可能需要负载电容调整的印刷电路板差异.
3.结论
本文列出了时钟发生器嵌入式晶体解决方案的许多优势.对于不熟悉可能破坏时钟树的微妙威胁的经验丰富的设计师,或者知道实现可靠产品所需考虑的噩梦的经验丰富的设计师,嵌入式晶体选项消除了许多设计挑战.嵌入式晶体解决方案占地面积较小,非常适合拥挤的印刷电路板设计,或者必须适合小外形尺寸的产品.使用嵌入式晶体Si5332时,有关晶体选择和使用的决策由硅实验室负责.晶体技术参数选择/匹配,晶体供应商选择和鉴定以及晶振库存/库存的负担已经过去.这直接导致时钟树设计时间缩短(上市时间加快),元件数量减少和印刷电路板面积缩小,同时提供高性能和强大的时钟解决方案.
正在载入评论数据...
相关资讯
- [2023-09-05]家用电器依赖Jauch晶振
- [2023-09-01]IQD常见问题
- [2023-06-29]6G小体积Q26.0-JXS21-12-10/20-...
- [2023-06-28]6G晶振X1G0036910116晶体振荡器...
- [2020-07-07]TXC晶振强大之处原来可以从这点...
- [2019-08-26]电子书籍市场的晶振器件需具备小...
- [2019-08-22]低ESR50兆赫晶振优化性能
- [2019-08-13]为了您的应用选择合适的晶振请仔...